somos divulgación

visibilidad

La estrategia de divulgación y difusión de resultados junto con un plan de comunicación permite incrementar la visibilidad y el reconocimiento de la microelectrónica, la fotónica y los semiconductores desde el ámbito social y con impacto nacional e internacional.


objetivo principal


Posicionar a la Cátedra como referente regional en formación de talento e investigación en el campo del diseño microelectrónico y generar un alto interés en el sector industrial, personal de investigación, estudiantes y la ciudadanía en general para participar en proyectos y actividades de Diseño Microelectrónico y Semiconductores con la Universidad.

objetivos específicos

Los objetivos específicos contribuyen a la consecución del objetivo general.

Aumentar el conocimiento y prestigio de las capacidades y actividades de la Cátedra entre el sector empresarial nacional e internacional en Diseño Microelectrónico y Semiconductores.

Aumentar el conocimiento y prestigio de las capacidades y actividades de la Cátedra entre personal investigador en Diseño Microelectrónico y Semiconductores a nivel nacional e internacional.

Aumentar el conocimiento y prestigio de las capacidades y actividades de la Cátedra en estudiantes universitarios de grado, máster y doctorado en Diseño Microelectrónico y Semiconductores.

Aumentar el conocimiento y prestigio de las capacidades y actividades de la Cátedra en futuros estudiantes, preuniversitarios de bachillerato, formación profesional, secundaria y 11 primaria para fomentar vocaciones en microelectrónica y semiconductores, especialmente en niñas y mujeres.

Aumentar el conocimiento y prestigio de las capacidades y actividades de la Cátedra en la ciudadanía en referencia al impacto y oportunidades en la sociedad del desarrollo de tecnologías microelectrónicas y semiconductores. Para medir la consecución de los objetivos de divulgación y difusión de resultados, estableceremos el punto de partida en número de solicitudes de interés y/o participación recibida para cada uno de los objetivos específicos.

programa de generación de vocaciones

Chip Tour Experience

Dirigido a estudiantes universitarios se realizarán rutas guiadas y experienciales por las instalaciones sobre diseño microelectrónico y semiconductores y de interés científico y académico. En las rutas el personal investigador, académico y/o empresarial explica al alumnado su labor mientras ven las instalaciones y hacen experimentos sirviéndose del equipamiento científico y tecnológico disponible.

My first Chip

Dirigido a estudiantes de primaria la actividad consistirá en el desarrollo de una app/juego/web donde los más jóvenes puedan “construir” su propio chip jugando -foco en primaria. La actividad se ofrecerá en la UPV o en los mismos colegios.

Chip&play

Desarrollo de talleres prácticos destinados a estudiantes de secundaria en el que se desarrollarán proyectos con tecnología Arduino. Algunos de estos talleres también serán integrados en el Praktikum UPV. La actividad se ofrecerá en la UPV o en los mismos colegios.

Chip4all

Talleres prácticos volcados a la divulgación social y científica del impacto de la microelectrónica y semiconductores en el progreso de la sociedad. Los talleres están dirigidos a la ciudadanía en general y en especial a los jóvenes. Los talleres se realizan mediante ferias y miniferias científicas.

comunidad Cátedra UPV-VaSiC

actividades de la cátedra

La Cátedra VaSic desarrolla a lo largo del año un programa de actividades formativas y divulgativas que acercan al mundo del diseño microelectrónico y de los semiconductores al alumnado, investigadores y profesionales.

Este espacio recoge todas las iniciativas organizadas en el marco de la Cátedra:

Seminarios Profesionales

Dentro del Máster NANO, los alumnos tendrán acceso a seminarios profesionales.

Estos seminarios ofrecen al estudiantado la posibilidad de conocer de primera mano los últimos avances e innovaciones del sector, de la mano de especialistas de referencia.

En la primera Edición del Máster NANO, los alumnos tuvieron la oportunidad de asistir a una serie de seminarios especializados impartidos por profesionales y expertos del sector.

En estos encuentros abordaron desde fundamentos teóricos hasta aplicaciones prácticas de la microelectrónica y sus múltiples áreas de impacto.
Algunos seminarios impartidos durante el curso 2024-2025:

A brief history of the semiconductor industry

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Steps to make a successful chip

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Digital verification: Basic concepts

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Digital verification II: UVM

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Digital verification III: Verification in FPGA

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Vital Sign Monitoring

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

La Escuela Internacional de Verano de la Cátedra VASIC, una iniciativa orientada a impulsar la excelencia técnica y el intercambio de conocimiento en el ámbito del diseño de microchips.

A través de cursos de alta especialización, el alumnado y profesionales del sector tienen la oportunidad de formarse en las tendencias y metodologías más avanzadas, de la mano de referentes internacionales.

En la primera edición, se impartieron varios cursos de referencia:

Analog & Mixed-Signal IC Design (MEAD)

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Advanced UVM

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

System C/System C-AMS Training with COSIDE

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Los cursos monográficos de la Cátedra VaSic, dentro del Máster NANO.

Estos cursos, de carácter intensivo y práctico, permiten complementar la formación del máster con contenidos de alto nivel impartidos por expertos académicos e industriales.

impartidos por docentes universitarios y profesionales de la industria, se desarrollan en grupos reducidos y con un marcado enfoque práctico, permitiendo complementar la formación académica con experiencias aplicadas de alto nivel.

En la última edición se celebraron cursos en torno a temáticas clave como:

Diseño de ASICs y microsistemas 3.5D

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Aplicaciones de inteligencia artificial en FPGA con DPU, PetaLinux y Vitis

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Diseño y modelización de sistemas MEMS

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Sigma-Delta Converters, fundamentos y diseño práctico

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Compatibilidad electromagnética y productos electrónicos

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

En la Cátedra VaSic de la UPV participamos activamente en los principales congresos nacionales e internacionales que impulsan la innovación y el desarrollo tecnológico.

Estos encuentros refuerzan la posición de Valencia y de la UPV, contribuyendo a que nuestro entorno compita al máximo nivel con polos internacionales de innovación.

Un ejemplo de ello es el II Congreso Nacional de la Industria de Semiconductores – ChipNation, que reunió por primera vez a las 17 cátedras de microchips de España, entre ellas 3 valencianas. La Universitat Politència de València estuvo representada con dos cátedras de referencia en el ámbito de los semiconductores y los chips fotónicos, consolidando su papel en el ecosistema tecnológico europeo.

La Cátedra VaSic participa regularmente en eventos que fomentan la innovación, el aprendizaje y el acercamiento de la microelectrónica.

Actividades recientes:

CampusTec 2025

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

La Jornada Máster de Formación Permanente en Diseño Microelectrónico

Lorem ipsum dolor sit amet, consectetur adipiscing elit. Ut elit tellus, luctus nec ullamcorper mattis, pulvinar dapibus leo.

Chip Tour Experience

Rutas guiadas y experienciales por las instalaciones de diseño microelectrónico y semiconductores. Durante estas visitas, el alumnado podrá conocer de primera mano el trabajo de investigadores, docentes y profesionales del sector.

My First Chip

Actividad dirigida al alumnado de primaria que, a través de una app, juego o web interactiva, aprende de forma lúdica cómo se diseña un chip, “construyéndolo” mientras juega.

Chip & Play

Talleres de Arduino para estudiantes de secundaria, algunos enmarcados dentro del Praktikum de la UPV, impartidos tanto en la UPV como en centros educativos.

Chip4All

Talleres de divulgación sobre microelectrónica y semiconductores dirigidos a la ciudadanía —especialmente a jóvenes—, realizados en ferias y miniferias científicas.